FLASH/NOR: Remove useless file stellaris.h
authorAntonio Borneo <borneo.antonio@gmail.com>
Wed, 17 Nov 2010 13:12:37 +0000 (21:12 +0800)
committerØyvind Harboe <oyvind.harboe@zylin.com>
Wed, 17 Nov 2010 16:02:33 +0000 (17:02 +0100)
Signed-off-by: Antonio Borneo <borneo.antonio@gmail.com>
src/flash/nor/Makefile.am
src/flash/nor/stellaris.c
src/flash/nor/stellaris.h [deleted file]

index ee8d993cebeb158f8a2cf613b21d47481326404c..e7a84246c9eb0257578118ed0b2bd77e9199c5a9 100644 (file)
@@ -39,7 +39,6 @@ noinst_HEADERS = \
        imp.h \
        non_cfi.h \
        ocl.h \
        imp.h \
        non_cfi.h \
        ocl.h \
-       stellaris.h \
        stm32x.h \
        str7x.h \
        str9x.h \
        stm32x.h \
        str7x.h \
        str9x.h \
index 069ee8c1c111a86722b11ca7b82519934c598c47..12ea15b2099c33e10db0c93d3a8ccb99f191f7bb 100644 (file)
 #endif
 
 #include "imp.h"
 #endif
 
 #include "imp.h"
-#include "stellaris.h"
 #include <target/algorithm.h>
 #include <target/armv7m.h>
 
 
 #define DID0_VER(did0) ((did0 >> 28)&0x07)
 
 #include <target/algorithm.h>
 #include <target/armv7m.h>
 
 
 #define DID0_VER(did0) ((did0 >> 28)&0x07)
 
+/* STELLARIS control registers */
+#define SCB_BASE       0x400FE000
+#define DID0           0x000
+#define DID1           0x004
+#define DC0                    0x008
+#define DC1                    0x010
+#define DC2                    0x014
+#define DC3                    0x018
+#define DC4                    0x01C
+
+#define RIS                    0x050
+#define RCC                    0x060
+#define PLLCFG         0x064
+#define RCC2           0x070
+#define NVMSTAT                0x1a0
+
+/* "legacy" flash memory protection registers (64KB max) */
+#define FMPRE          0x130
+#define FMPPE          0x134
+
+/* new flash memory protection registers (for more than 64KB) */
+#define FMPRE0         0x200           /* PRE1 = PRE0 + 4, etc */
+#define FMPPE0         0x400           /* PPE1 = PPE0 + 4, etc */
+
+#define USECRL         0x140
+
+#define FLASH_CONTROL_BASE     0x400FD000
+#define FLASH_FMA      (FLASH_CONTROL_BASE | 0x000)
+#define FLASH_FMD      (FLASH_CONTROL_BASE | 0x004)
+#define FLASH_FMC      (FLASH_CONTROL_BASE | 0x008)
+#define FLASH_CRIS     (FLASH_CONTROL_BASE | 0x00C)
+#define FLASH_CIM      (FLASH_CONTROL_BASE | 0x010)
+#define FLASH_MISC     (FLASH_CONTROL_BASE | 0x014)
+
+#define AMISC  1
+#define PMISC  2
+
+#define AMASK  1
+#define PMASK  2
+
+/* Flash Controller Command bits */
+#define FMC_WRKEY      (0xA442 << 16)
+#define FMC_COMT       (1 << 3)
+#define FMC_MERASE     (1 << 2)
+#define FMC_ERASE      (1 << 1)
+#define FMC_WRITE      (1 << 0)
+
+/* STELLARIS constants */
+
+/* values to write in FMA to commit write-"once" values */
+#define FLASH_FMA_PRE(x)       (2 * (x))       /* for FMPPREx */
+#define FLASH_FMA_PPE(x)       (2 * (x) + 1)   /* for FMPPPEx */
+
+
 static void stellaris_read_clock_info(struct flash_bank *bank);
 static int stellaris_mass_erase(struct flash_bank *bank);
 
 static void stellaris_read_clock_info(struct flash_bank *bank);
 static int stellaris_mass_erase(struct flash_bank *bank);
 
+struct stellaris_flash_bank
+{
+       /* chip id register */
+       uint32_t did0;
+       uint32_t did1;
+       uint32_t dc0;
+       uint32_t dc1;
+
+       char * target_name;
+
+       uint32_t sramsiz;
+       uint32_t flshsz;
+       /* flash geometry */
+       uint32_t num_pages;
+       uint32_t pagesize;
+       uint32_t pages_in_lockregion;
+
+       /* nv memory bits */
+       uint16_t num_lockbits;
+
+       /* main clock status */
+       uint32_t rcc;
+       uint32_t rcc2;
+       uint8_t  mck_valid;
+       uint8_t  xtal_mask;
+       uint32_t iosc_freq;
+       uint32_t mck_freq;
+       const char *iosc_desc;
+       const char *mck_desc;
+};
+
 static struct {
        uint32_t partno;
        char *partname;
 static struct {
        uint32_t partno;
        char *partname;
diff --git a/src/flash/nor/stellaris.h b/src/flash/nor/stellaris.h
deleted file mode 100644 (file)
index a469323..0000000
+++ /dev/null
@@ -1,107 +0,0 @@
-/***************************************************************************
- *   Copyright (C) 2006 by Magnus Lundin                                   *
- *   lundin@mlu.mine.nu                                                    *
- *                                                                         *
- *   This program is free software; you can redistribute it and/or modify  *
- *   it under the terms of the GNU General Public License as published by  *
- *   the Free Software Foundation; either version 2 of the License, or     *
- *   (at your option) any later version.                                   *
- *                                                                         *
- *   This program is distributed in the hope that it will be useful,       *
- *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
- *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
- *   GNU General Public License for more details.                          *
- *                                                                         *
- *   You should have received a copy of the GNU General Public License     *
- *   along with this program; if not, write to the                         *
- *   Free Software Foundation, Inc.,                                       *
- *   59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.             *
- ***************************************************************************/
-#ifndef STELLARIS_FLASH_H
-#define STELLARIS_FLASH_H
-
-struct stellaris_flash_bank
-{
-       /* chip id register */
-       uint32_t did0;
-       uint32_t did1;
-       uint32_t dc0;
-       uint32_t dc1;
-
-       char * target_name;
-
-       uint32_t sramsiz;
-       uint32_t flshsz;
-       /* flash geometry */
-       uint32_t num_pages;
-       uint32_t pagesize;
-       uint32_t pages_in_lockregion;
-
-       /* nv memory bits */
-       uint16_t num_lockbits;
-
-       /* main clock status */
-       uint32_t rcc;
-       uint32_t rcc2;
-       uint8_t  mck_valid;
-       uint8_t  xtal_mask;
-       uint32_t iosc_freq;
-       uint32_t mck_freq;
-       const char *iosc_desc;
-       const char *mck_desc;
-};
-
-/* STELLARIS control registers */
-#define SCB_BASE       0x400FE000
-#define DID0           0x000
-#define DID1           0x004
-#define DC0                    0x008
-#define DC1                    0x010
-#define DC2                    0x014
-#define DC3                    0x018
-#define DC4                    0x01C
-
-#define RIS                    0x050
-#define RCC                    0x060
-#define PLLCFG         0x064
-#define RCC2           0x070
-#define NVMSTAT                0x1a0
-
-/* "legacy" flash memory protection registers (64KB max) */
-#define FMPRE          0x130
-#define FMPPE          0x134
-
-/* new flash memory protection registers (for more than 64KB) */
-#define FMPRE0         0x200           /* PRE1 = PRE0 + 4, etc */
-#define FMPPE0         0x400           /* PPE1 = PPE0 + 4, etc */
-
-#define USECRL         0x140
-
-#define FLASH_CONTROL_BASE     0x400FD000
-#define FLASH_FMA      (FLASH_CONTROL_BASE | 0x000)
-#define FLASH_FMD      (FLASH_CONTROL_BASE | 0x004)
-#define FLASH_FMC      (FLASH_CONTROL_BASE | 0x008)
-#define FLASH_CRIS     (FLASH_CONTROL_BASE | 0x00C)
-#define FLASH_CIM      (FLASH_CONTROL_BASE | 0x010)
-#define FLASH_MISC     (FLASH_CONTROL_BASE | 0x014)
-
-#define AMISC  1
-#define PMISC  2
-
-#define AMASK  1
-#define PMASK  2
-
-/* Flash Controller Command bits */
-#define FMC_WRKEY      (0xA442 << 16)
-#define FMC_COMT       (1 << 3)
-#define FMC_MERASE     (1 << 2)
-#define FMC_ERASE      (1 << 1)
-#define FMC_WRITE      (1 << 0)
-
-/* STELLARIS constants */
-
-/* values to write in FMA to commit write-"once" values */
-#define FLASH_FMA_PRE(x)       (2 * (x))       /* for FMPPREx */
-#define FLASH_FMA_PPE(x)       (2 * (x) + 1)   /* for FMPPPEx */
-
-#endif /* STELLARIS_H */

Linking to existing account procedure

If you already have an account and want to add another login method you MUST first sign in with your existing account and then change URL to read https://review.openocd.org/login/?link to get to this page again but this time it'll work for linking. Thank you.

SSH host keys fingerprints

1024 SHA256:YKx8b7u5ZWdcbp7/4AeXNaqElP49m6QrwfXaqQGJAOk gerrit-code-review@openocd.zylin.com (DSA)
384 SHA256:jHIbSQa4REvwCFG4cq5LBlBLxmxSqelQPem/EXIrxjk gerrit-code-review@openocd.org (ECDSA)
521 SHA256:UAOPYkU9Fjtcao0Ul/Rrlnj/OsQvt+pgdYSZ4jOYdgs gerrit-code-review@openocd.org (ECDSA)
256 SHA256:A13M5QlnozFOvTllybRZH6vm7iSt0XLxbA48yfc2yfY gerrit-code-review@openocd.org (ECDSA)
256 SHA256:spYMBqEYoAOtK7yZBrcwE8ZpYt6b68Cfh9yEVetvbXg gerrit-code-review@openocd.org (ED25519)
+--[ED25519 256]--+
|=..              |
|+o..   .         |
|*.o   . .        |
|+B . . .         |
|Bo. = o S        |
|Oo.+ + =         |
|oB=.* = . o      |
| =+=.+   + E     |
|. .=o   . o      |
+----[SHA256]-----+
2048 SHA256:0Onrb7/PHjpo6iVZ7xQX2riKN83FJ3KGU0TvI0TaFG4 gerrit-code-review@openocd.zylin.com (RSA)